Národní úložiště šedé literatury Nalezeno 4 záznamů.  Hledání trvalo 0.00 vteřin. 
Vysokorychlostní komunikační linka pro akvizici dat
Hadámek, Jakub ; Petyovský, Petr (oponent) ; Valach, Soběslav (vedoucí práce)
Cílem práce je akvizice dat AD převodníkem a jejich přenos protokolem JESD204B do FPGA s následnou transformací a přenosem rozhraním 100G Ethernet nebo PCI Express do PC. První část práce je zaměřena na představení technologií a hardwaru a rozbor řešení. Druhá část práce popisuje samotné řešení a demonstruje jeho funkčnost. Byl vytvořen HDL design, který umožňuje použít pro přenos dat z převodníku obě výše zmíněná rozhraní. Dále byl napsán software pro OS linux, umožňující data přijímat a ukládat. Na závěr jsou zde prezentovány výsledky měření převodníkovou kartou a jejich rozbor.
Vysokorychlostní akviziční systém
Svoboda, Tomáš ; Kováč, Michal (oponent) ; Kubíček, Michal (vedoucí práce)
Tato diplomová práce se zaměřuje na návrh vysokorychlostního akvizičního systému za použití obvodu FPGA a vysokorychlostního A/D převodníku s moderním rozhraním JESD204B. Vzhledem k požadované rychlosti vzorkování naráží práce na omezené možnosti dnešní součástkové základny. V práci je proto provedena studie trhu dnes dostupných obvodů a hotových modulů. Výsledný návrh je postaven na bázi dostupných vývojových modulů, pomocí kterých je dosaženo vzorkovací rychlosti až 5 GSa/s při 12bitovém rozlišení. Získaná data jsou zaslána do počítače přes rozhraní Ethernet za použití lwIP stacku a jádra TEMAC na procesoru Microblaze.
Vysokorychlostní komunikační linka pro akvizici dat
Hadámek, Jakub ; Petyovský, Petr (oponent) ; Valach, Soběslav (vedoucí práce)
Cílem práce je akvizice dat AD převodníkem a jejich přenos protokolem JESD204B do FPGA s následnou transformací a přenosem rozhraním 100G Ethernet nebo PCI Express do PC. První část práce je zaměřena na představení technologií a hardwaru a rozbor řešení. Druhá část práce popisuje samotné řešení a demonstruje jeho funkčnost. Byl vytvořen HDL design, který umožňuje použít pro přenos dat z převodníku obě výše zmíněná rozhraní. Dále byl napsán software pro OS linux, umožňující data přijímat a ukládat. Na závěr jsou zde prezentovány výsledky měření převodníkovou kartou a jejich rozbor.
Vysokorychlostní akviziční systém
Svoboda, Tomáš ; Kováč, Michal (oponent) ; Kubíček, Michal (vedoucí práce)
Tato diplomová práce se zaměřuje na návrh vysokorychlostního akvizičního systému za použití obvodu FPGA a vysokorychlostního A/D převodníku s moderním rozhraním JESD204B. Vzhledem k požadované rychlosti vzorkování naráží práce na omezené možnosti dnešní součástkové základny. V práci je proto provedena studie trhu dnes dostupných obvodů a hotových modulů. Výsledný návrh je postaven na bázi dostupných vývojových modulů, pomocí kterých je dosaženo vzorkovací rychlosti až 5 GSa/s při 12bitovém rozlišení. Získaná data jsou zaslána do počítače přes rozhraní Ethernet za použití lwIP stacku a jádra TEMAC na procesoru Microblaze.

Chcete být upozorněni, pokud se objeví nové záznamy odpovídající tomuto dotazu?
Přihlásit se k odběru RSS.